ઉત્પાદન ગુણધર્મો:
TYPE | વર્ણન કરો |
શ્રેણી | ઇન્ટિગ્રેટેડ સર્કિટ (IC) એમ્બેડેડ - માઇક્રોકન્ટ્રોલર્સ |
ઉત્પાદક | NXP USA Inc. |
શ્રેણી | MPC56xx Qorivva |
પેકેજ | ટ્રે |
ઉત્પાદન સ્થિતિ | ઉપલબ્ધ છે |
કોર પ્રોસેસર | e200z0h |
કર્નલ સ્પષ્ટીકરણ | 32-બીટ સિંગલ કોર |
ઝડપ | 64MHz |
કનેક્ટિવિટી | CANbus,FlexRay,LINbus,SPI,UART/USART |
પેરિફેરલ્સ | DMA, POR, PWM, WDT |
I/O ની સંખ્યા | 108 |
પ્રોગ્રામ સ્ટોરેજ ક્ષમતા | 512KB(512K x 8) |
પ્રોગ્રામ મેમરી પ્રકાર | ફ્લેશ |
EEPROM ક્ષમતા | 64K x 8 |
રેમ કદ | 40K x 8 |
વોલ્ટેજ - પાવર સપ્લાય (Vcc/Vdd) | 3V ~ 5.5V |
ડેટા કન્વર્ટર | A/D 30x10b |
ઓસિલેટર પ્રકાર | આંતરિક |
ઓપરેટિંગ તાપમાન | -40°C ~ 125°C (TA) |
સ્થાપન પ્રકાર | સપાટી માઉન્ટ પ્રકાર |
પેકેજ/બિડાણ | 144-LQFP |
સપ્લાયર ઉપકરણ પેકેજિંગ | 144-LQFP(20x20) |
મૂળભૂત ઉત્પાદન નંબર | SPC5604 |
પર્યાવરણ અને નિકાસ વર્ગીકરણ:
વિશેષતાઓ | વર્ણન કરો |
RoHS સ્થિતિ | ROHS3 સ્પષ્ટીકરણ સાથે સુસંગત |
ભેજ સંવેદનશીલતા સ્તર (MSL) | 3 (168 કલાક) |
પહોંચ સ્થિતિ | નોન-રીચ પ્રોડક્ટ્સ |
એસ્કેપ | 3A991A2 |
HTSUS | 8542.31.0001 |
MPC5604P શ્રેણી બ્લોક સારાંશ:
બ્લોક કાર્ય
એનાલોગ-ટુ-ડિજિટલ કન્વર્ટર (ADC) મલ્ટી-ચેનલ, 10-બીટ એનાલોગ-થી-ડિજિટલ કન્વર્ટર
બુટ આસિસ્ટ મોડ્યુલ (BAM) VLE કોડ ધરાવતી માત્ર વાંચી શકાય તેવી મેમરીનો બ્લોક જે મુજબ એક્ઝિક્યુટ કરવામાં આવે છે.
ઉપકરણનો બુટ મોડ
ઘડિયાળ જનરેશન મોડ્યુલ
(MC_CGM)
સિસ્ટમ અને પેરિફેરલની પેઢી માટે જરૂરી તર્ક અને નિયંત્રણ પ્રદાન કરે છે
ઘડિયાળો
કંટ્રોલર એરિયા નેટવર્ક (FlexCAN) પ્રમાણભૂત CAN સંચાર પ્રોટોકોલને સપોર્ટ કરે છે
ક્રોસ ટ્રિગરિંગ યુનિટ (CTU) EMIOS થી ટાઈમર ઇવેન્ટ સાથે ADC કન્વર્ઝનનું સિંક્રનાઇઝેશન સક્ષમ કરે છે
અથવા પીઆઈટીમાંથી
ક્રોસબાર સ્વીચ (XBAR) બે માસ્ટર પોર્ટ અને ત્રણ સ્લેવ વચ્ચે એક સાથે જોડાણને સપોર્ટ કરે છે
બંદરો;32-બીટ એડ્રેસ બસ પહોળાઈ અને 32-બીટ ડેટા બસ પહોળાઈને સપોર્ટ કરે છે
સાયકલ રીડન્ડન્સી ચેક (CRC) CRC ચેકસમ જનરેટર
Deserial સીરીયલ પેરિફેરલ ઈન્ટરફેસ
(DSPI)
બાહ્ય ઉપકરણો સાથે સંચાર માટે સિંક્રનસ સીરીયલ ઈન્ટરફેસ પ્રદાન કરે છે
ઉન્નત ડાયરેક્ટ મેમરી એક્સેસ
(eDMA)
હોસ્ટ પ્રોસેસર તરફથી ન્યૂનતમ હસ્તક્ષેપ સાથે જટિલ ડેટા ટ્રાન્સફર કરે છે
"n" પ્રોગ્રામેબલ ચેનલો દ્વારા
ઉન્નત ટાઈમર (eTimer) ઉન્નત પ્રોગ્રામેબલ અપ/ડાઉન મોડ્યુલો કાઉન્ટિંગ પ્રદાન કરે છે
ભૂલ સુધારણા સ્થિતિ મોડ્યુલ
(ECSM)
સહિત ઉપકરણ માટે અસંખ્ય પરચુરણ નિયંત્રણ કાર્યો પ્રદાન કરે છે
રૂપરેખાંકન અને પુનરાવર્તન સ્તરો વિશે પ્રોગ્રામ-દૃશ્યમાન માહિતી, રીસેટ
સ્ટેટસ રજિસ્ટર, સ્લીપ મોડમાંથી બહાર નીકળવા માટે વેકઅપ કંટ્રોલ અને વૈકલ્પિક સુવિધાઓ
જેમ કે ભૂલ-સુધારણા કોડ્સ દ્વારા નોંધાયેલ મેમરી ભૂલો પરની માહિતી
બાહ્ય ઓસિલેટર (XOSC) FMPLL_0 માટે ઇનપુટ સંદર્ભ તરીકે અથવા સંદર્ભ તરીકે ઉપયોગમાં લેવાતી આઉટપુટ ઘડિયાળ પ્રદાન કરે છે
સિસ્ટમ જરૂરિયાતો પર આધાર રાખીને ચોક્કસ મોડ્યુલો માટે ઘડિયાળ
ફોલ્ટ કલેક્શન યુનિટ (FCU) ઉપકરણને કાર્યાત્મક સલામતી પ્રદાન કરે છે
ફ્લેશ મેમરી પ્રોગ્રામ કોડ, સ્થિરાંકો અને ચલો માટે બિન-અસ્થિર સંગ્રહ પ્રદાન કરે છે
આવર્તન-મોડ્યુલેટેડ
ફેઝ-લોક્ડ લૂપ (FMPLL)
હાઇ-સ્પીડ સિસ્ટમ ઘડિયાળો જનરેટ કરે છે અને પ્રોગ્રામેબલ ફ્રીક્વન્સીને સપોર્ટ કરે છે
મોડ્યુલેશન
વિક્ષેપ નિયંત્રક (INTC) વિક્ષેપ વિનંતીઓનું અગ્રતા-આધારિત પૂર્વનિર્ધારણ સમયપત્રક પ્રદાન કરે છે
JTAG નિયંત્રક ચિપ કાર્યક્ષમતા અને કનેક્ટિવિટી ચકાસવા માટેના માધ્યમો પૂરા પાડે છે
જ્યારે ટેસ્ટ મોડમાં ન હોય ત્યારે સિસ્ટમ તર્ક માટે પારદર્શક
LINFlex નિયંત્રક મોટી સંખ્યામાં LIN (લોકલ ઇન્ટરકનેક્ટ નેટવર્ક પ્રોટોકોલ) સંદેશાઓનું સંચાલન કરે છે
CPU પર ન્યૂનતમ લોડ સાથે કાર્યક્ષમ રીતે
મોડ એન્ટ્રી મોડ્યુલ (MC_ME) ઉપકરણ ઓપરેશનલ મોડ અને મોડને નિયંત્રિત કરવા માટે એક પદ્ધતિ પ્રદાન કરે છે
તમામ કાર્યાત્મક અવસ્થાઓમાં સંક્રમણ ક્રમ;પાવર કંટ્રોલ યુનિટનું પણ સંચાલન કરે છે,
જનરેશન મોડ્યુલ અને ક્લોક જનરેશન મોડ્યુલ રીસેટ કરો, અને ધરાવે છે
રૂપરેખાંકન, નિયંત્રણ અને સ્થિતિ રજીસ્ટર એપ્લિકેશનો માટે સુલભ છે
સામયિક વિક્ષેપ ટાઈમર (PIT) સામયિક વિક્ષેપો અને ટ્રિગર્સ ઉત્પન્ન કરે છે
પેરિફેરલ બ્રિજ (PBRIDGE) સિસ્ટમ બસ અને ઓન-ચિપ પેરિફેરલ્સ વચ્ચેનું ઇન્ટરફેસ
પાવર કંટ્રોલ યુનિટ (MC_PCU) ઉપકરણના ભાગોને ડિસ્કનેક્ટ કરીને એકંદર પાવર વપરાશ ઘટાડે છે
પાવર સ્વિચિંગ ડિવાઇસ દ્વારા પાવર સપ્લાયમાંથી;ઉપકરણ ઘટકો છે
"પાવર ડોમેન્સ" નામના વિભાગોમાં જૂથબદ્ધ છે જે PCU દ્વારા નિયંત્રિત થાય છે